1.机箱插槽:≥6槽;
2.实时控制器:DSP+多组FPGA(至少实现20us仿真步长);
3.PWM:外扩≥12组,≥24通道;
4.同步DO:外扩≥8路,TTL电平;
5.同步DI:外扩≥12路,TTL电平;
6.同步ADC:外扩≥24路,≥16位精度,最高采样率:≥200KPSP,输入范围:±10V;
7.同步DAC:外扩≥8路,≥16位精度,最快建立时间:≤10us,输出范围:-10V至+10V;
8.QEP/CAP:外扩≥1组QEP编码器接口/外扩≥3路CAP捕获接口;通讯接口:≥1路100M网口,≥1路RS232/RS485。
9.组态化软件需至少具备≥8路遥控控件、≥32路遥调控件、≥12路遥信控件、≥16路遥测控件、≥32路示波器控件等。
10.需具备通讯设置、PWM_A设置、PWM_B设置、DO设置、OEP设置、开始通信、停止通信、复位、保护、启动仿真、开始录播等配置功能。
11.提供基于该快速原型控制器的储能双向变流器模型,并实现与硬件设备进行联调,提供联合调试算例并开源。